AD9546 Dual DPLL Digitized Clock Synchronizer

Analog Devices Inc. AD9546 Dual DPLL Digitized Clock Synchronizer combines digitized clocking technology that efficiently transports and distributes clock signals in systems. Digitized clocking on the AD9546 allows the design of flexible and scalable clock transport systems with well-controlled phase (time) alignment. The AD9546 is ideal for the design of network equipment that must meet the synchronization requirements for IEEE® 1588™ boundary clocks per ITU-T G.8273.2 Class D. Additionally, digitized clocking is also relevant in applications requiring the accurate transport of frequency and phase to multiple usage endpoints, such as, distributing synchronized system reference (SYSREF) clocks to an array of ADC channels.

Wyniki: 2
Wybierz Obraz Nr części Produc. Opis Karta charakterystyki Dostępność Wycena (PLN) Filtruj wyniki w tabeli wg ceny jednostkowej zależnej od ilości. Il. RoHS Model ECAD Liczba wyjść Max. częst. wyjścia Poziom wyjścia Poziom wejścia Opakowanie/obudowa Napięcie zasilania – min. Napięcie zasilania – max. Minimalna temperatura robocza Maksymalna temperatura robocza Styl mocowania Opakowanie
Analog Devices Clock Synthesizer / Jitter Cleaner Dual DPLL Digitized Clock Synchronizer 636Na stanie magazynowym
Min.: 1
Wielokr.: 1

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Tray
Analog Devices Clock Synthesizer / Jitter Cleaner Jitter clean +/PPS + Small Cell Clock Niedostępne na stanie, czas realizacji zamówienia 10 tygodni
Min.: 750
Wielokr.: 750
Szpula: 750

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Reel