10AS066K2F35I2LG

Altera
989-10AS066K2F35I2LG
10AS066K2F35I2LG

Produc.:

Opis:
FPGA - Field Programmable Gate Array

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.
Produkt ten może wymagać dodatkowej dokumentacji przy eksporcie ze Stanów Zjednoczonych.

Dostępność

Stany magazynowe:
Niedostępne na stanie
Średni czas produkcji:
24 tygodni Oczekiwany czas produkcji w fabryce.
Minimum: 3   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:
Ten produkt jest wysyłany BEZPŁATNIE

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
28 372,39 zł 85 117,17 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Altera
Kategoria produktów: FPGA – bezpośrednio programowalna pamięć bramek
Ograniczenia dotyczące wysyłki
 Produkt ten może wymagać dodatkowej dokumentacji przy eksporcie ze Stanów Zjednoczonych.
RoHS:  
Arria 10 SX 660
660000 LE
251680 ALM
41.62 Mbit
696 I/O
870 mV
980 mV
- 40 C
+ 100 C
17.4 Gb/s
36 Transceiver
SMD/SMT
FBGA-1152
Tray
Marka: Altera
Maksymalna częstotliwość robocza: 1.5 GHz
Wrażliwość na wilgoć: Yes
Napięcie robocze zasilania: 950 mV
Rodzaj produktu: SoC FPGA
Wielkość opakowania producenta: 1
Podkategoria: Programmable Logic ICs
Nazwa handlowa: Arria 10 SoC
Nazwy umowne nr części: 965102
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542310060
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
3A001.a.7.a

Arria® 10 SX SoC FPGAs

Altera Arria® 10 SX SoC FPGAs, part of Altera’s mid-range portfolio of products, feature an embedded hard processor subsystem (HPS) based on a dual-core Arm® Cortex®-A9 with peripherals. These FPGAs also feature support for up to 48 full-duplex transceiver I/Os with data rates reaching 17.4Gbps for chip-to-chip communication and 12.5Gbps for backplane connectivity. The logic densities supported are up to 660K equivalent logic elements (LEs).