SN65LVDS301ZXH

Texas Instruments
595-SN65LVDS301ZXH
SN65LVDS301ZXH

Produc.:

Opis:
LVDS Interface IC Programmable 27-bit display serial inter A 595-SN65LVDS301ZXHR

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 5 382

Stany magazynowe:
5 382 Wysylamy natychmiast
Średni czas produkcji:
6 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Ilości większe niż 5382 będą podlegać wymogom dotyczącym zamówień minimalnych.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
17,89 zł 17,89 zł
13,72 zł 137,20 zł
12,69 zł 317,25 zł
11,52 zł 1 152,00 zł
11,40 zł 2 850,00 zł

Alternatywne pakowanie

Produc. Nr części:
Opakowanie:
Reel, Cut Tape, MouseReel
Dostępność:
Na stanie magazynowym
Cena:
17,89 zł
Min.:
1

Podobny produkt

Texas Instruments SN65LVDS301ZXHR
Texas Instruments
Serializers & Deserializers - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS301ZXH

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Układy scalone do interfejsów LVDS
RoHS:  
Serial Interface Transmitter
300 Mb/s
CMOS
LVDS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Marka: Texas Instruments
Wrażliwość na wilgoć: Yes
Pd – strata mocy: 44.5 mW
Produkt: LVDS Interface ICs
Rodzaj produktu: LVDS Interface IC
Seria: SN65LVDS301
Wielkość opakowania producenta: 576
Podkategoria: Interface ICs
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542399000
CNHTS:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN65LVDS301 27-Bit Parallel-to-Serial Transmitter

Texas Instruments SN65LVDS301 Programmable 27-Bit Parallel-to-Serial Transmitter device converts 27 parallel data inputs to 1, 2, or 3 Sub Low-Voltage Differential Signaling (SubLVDS) serial outputs. It loads a shift register with 24-pixel bits and three control bits from the parallel CMOS input interface. In addition to the 27 data bits, the device adds a parity bit and two reserved bits into a 30-bit data word. The pixel clock (PCLK) latches each word into the device. The parity bit (odd parity) allows a receiver to detect single-bit errors. The serial shift register is uploaded at 30, 15, or 10 times the pixel-clock data rate, depending on the number of serial links used. A copy of the pixel clock is outputted as a separate differential output.