STGAP2SICSAC

STMicroelectronics
511-STGAP2SICSAC
STGAP2SICSAC

Produc.:

Opis:
Galvanically Isolated Gate Drivers Galvanically isolated 4 A single gate driver for SiC MOSFETs

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Dostępność

Stany magazynowe:
Niedostępne na stanie
Średni czas produkcji:
25 tygodni Oczekiwany czas produkcji w fabryce.
W przypadku tego produktu zgłoszono długi czas realizacji.
Minimum: 800   Wielokrotności: 800
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:
Ten produkt jest wysyłany BEZPŁATNIE

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
5,03 zł 4 024,00 zł
4,99 zł 27 944,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
STMicroelectronics
Kategoria produktów: Galwanicznie izolowane sterowniki bramek
RoHS:  
5 kV
AEC-Q100
Tube
Marka: STMicroelectronics
Wrażliwość na wilgoć: Yes
Rodzaj produktu: Gate Drivers
Wielkość opakowania producenta: 800
Podkategoria: PMIC - Power Management ICs
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

STGAP2SICS Single Gate Drivers

STMicroelectronics STGAP2SICS Single Gate Drivers provide galvanic isolation between the gate driving channel, low voltage control, and interface circuitry. The gate drivers are characterized by 4A capability and rail-to-rail outputs, making the devices suitable for mid and high-power applications such as power conversion and motor driver inverters in industrial applications. The device is available in two different configurations. The configuration with separated output pins (STGAP2SICSTR) allows users to optimize turn-on and turn-off using dedicated gate resistors independently. The configuration featuring a single output pin and Miller CLAMP function (STGAP2SICSCTR) prevents gate spikes during fast commutations in half-bridge topologies. Both configurations provide high flexibility and a bill of material reduction for external components.