DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Produc.:

Opis:
Programmable Logic IC Development Tools FPGA Development Kit For 5SGSMD5K2

Cykl życia:
Wycofane z eksploatacji:
Produkt został uznany przez producenta za przestarzały i zostanie wycofany z oferty.

Na stanie magazynowym: 2

Stany magazynowe:
2 Wysylamy natychmiast
Średni czas produkcji:
2 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:
Ten produkt jest wysyłany BEZPŁATNIE

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
25 867,51 zł 25 867,51 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Altera
Kategoria produktów: Narzędzia rozwojowe do scalonych logicznych układów programowalnych
Development Kits
FPGA
5SGSMD5K2F40C2N
Marka: Altera
Opis/funkcja: Stratix V development kit
Rodzaj interfejsu: Ethernet, HSMC, JTAG, QSFP
Napięcie robocze zasilania: 19 V
Rodzaj produktu: Programmable Logic IC Development Tools
Seria: Stratix V GS Development Kits
Wielkość opakowania producenta: 1
Podkategoria: Development Tools
Nazwa handlowa: Stratix V FPGA
Nazwy umowne nr części: 979999
Jednostka masy: 2,642 kg
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
USHTS:
8473301180
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.