SN74HC112 Dual J-K Flip-Flops

Texas Instruments SN74HC112 Dual J-K Flip-Flops contain two independent J-K negative-edge-triggered flip-flops. A low level at the clear (/CLR) inputs or preset (/PRE) resets or sets the outputs, no matter the levels of the other inputs. The data at the J and K inputs that meet the setup time requirements are transferred to the outputs on the negative-going edge of the clock (CLK) pulse when /CLR and /PRE are inactive (high). Clock triggering is not directly related to the fall time of the CLK pulse and occurs at a voltage level. The J and K input data may be changed without affecting the levels at the outputs following the hold-time interval. The Texas Instruments SN74HC112 are versatile flip-flops that perform as toggle flip-flops by tying J and K high.

Wyniki: 3
Wybierz Obraz Nr części Produc. Opis Karta charakterystyki Dostępność Wycena (PLN) Filtruj wyniki w tabeli wg ceny jednostkowej zależnej od ilości. Il. RoHS Model ECAD Rodzaj logiki Rodzina logiczna Liczba obwodów Rodzaj wyjścia Opakowanie/obudowa Rodzaj wejścia Polaryzacja Czas opóźnienia propagacji Wysoki poziom prądu wyjściowego Niski poziom prądu wyjściowego Napięcie zasilania – min. Napięcie zasilania – max. Styl mocowania Minimalna temperatura robocza Maksymalna temperatura robocza Opakowanie
Texas Instruments Flip Flops Dual J K NEG Edge Tr iggered FlipFlop A 595-SN74HC112DR 2 241Na stanie magazynowym
Min.: 1
Wielokr.: 1
Szpula: 2 500

CMOS HC 2 Circuit CMOS SOIC-Narrow-16 CMOS, LVTTL Inverting/Non-Inverting 125 ns - 4 mA 4 mA 2 V 6 V SMD/SMT - 40 C + 85 C Reel, Cut Tape, MouseReel
Texas Instruments Flip Flops Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D 10 274Na stanie magazynowym
Min.: 1
Wielokr.: 1
Szpula: 2 500

J-K Type Flip-Flop HC 2 Circuit CMOS SOIC-Narrow-16 CMOS, LVTTL Inverting/Non-Inverting 125 ns - 4 mA 4 mA 2 V 6 V SMD/SMT - 40 C + 85 C Reel, Cut Tape, MouseReel
Texas Instruments Flip Flops Dual 2 792Na stanie magazynowym
Min.: 1
Wielokr.: 1

J-K Type Flip-Flop HC 2 Circuit CMOS PDIP-16 CMOS, LVTTL Inverting/Non-Inverting 125 ns - 4 mA 4 mA 2 V 6 V Through Hole - 40 C + 85 C Tube