LIF-MDF6000-6UMG64I

Lattice
842-LIFMDF60006UMG64
LIF-MDF6000-6UMG64I

Produc.:

Opis:
FPGA - Field Programmable Gate Array Lattice CrossLinkPlus Interface MIPI D-Phy Bridge with Flash

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 483

Stany magazynowe:
483 Wysylamy natychmiast
Średni czas produkcji:
16 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
62,14 zł 62,14 zł
54,35 zł 1 358,75 zł
52,16 zł 5 216,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Lattice
Kategoria produktów: FPGA – bezpośrednio programowalna pamięć bramek
RoHS:  
CrossLinkPlus
5936 LE
1484 ALM
180 kbit
29 I/O
1.14 V
1.26 V
- 40 C
+ 100 C
6 Gb/s
SMD/SMT
UCFBGA-64
Tray
Marka: Lattice
Pamięć rozproszona RAM: 47 kbit
Wbudowany blok RAM – EBR: 180 kbit
Maksymalna częstotliwość robocza: 600 MHz
Wrażliwość na wilgoć: Yes
Liczba bloków matryc logicznych – LAB: 1484 LAB
Prąd roboczy zasilania: 7 mA
Napięcie robocze zasilania: 1.14 V to 1.26 V
Rodzaj produktu: FPGA - Field Programmable Gate Array
Wielkość opakowania producenta: 490
Podkategoria: Programmable Logic ICs
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542399000
CNHTS:
8542399000
USHTS:
8542310060
ECCN:
EAR99

CrossLinkPlus FPGAs for MIPI D-PHY Based Systems

Lattice Semiconductor CrossLinkPlus FPGAs for MIPI D-PHY Based Embedded Vision Systems combine FPGA flexibility with instant-on panel display performance, accelerating industrial, automotive, computing designs, and consumer applications. CrossLinkPlus devices are low-power FPGAs featuring integrated flash memory, a hardened MIPI D-PHY, high-speed I/Os for instant-on panel display performance, and flexible on-device programming capabilities. Additionally, ready-to-use IPs and reference designs are provided to accelerate the implementation of enhanced sensors and display bridging, aggregation, and splitting functionality.