ZL30256LFG7

Microchip Technology
579-ZL30256LFG7
ZL30256LFG7

Produc.:

Opis:
Clock Synthesizer / Jitter Cleaner Dual Channel Jitter Attenuator

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Dostępność

Stany magazynowe:
Niedostępne na stanie
Średni czas produkcji:
17 tygodni Oczekiwany czas produkcji w fabryce.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
120,74 zł 120,74 zł
101,14 zł 2 528,50 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Microchip
Kategoria produktów: Syntezery zegara / tłumik jitteru sygnałowego
RoHS:  
18 Output
1.045 GHz
CMOS, HCSL, HSTL, LVDS, LVPECL
CMOS
LGA-80
900 MHz
1.71 V
3.465 V
- 40 C
+ 85 C
SMD/SMT
Tray
Marka: Microchip Technology
Wrażliwość na wilgoć: Yes
Prąd roboczy zasilania: 296 mA, 422 mA
Pd – strata mocy: 1.3 W
Produkt: Jitter Attenuators
Rodzaj produktu: Clock Synthesizers / Jitter Cleaners
Wielkość opakowania producenta: 176
Podkategoria: Clock & Timer ICs
Rodzaj: General-Purpose
Jednostka masy: 190 mg
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

USHTS:
8542390090
ECCN:
EAR99

ZL30256 General Purpose Jitter Attenuator

Microsemi / Microchip ZL30256 General Purpose Jitter Attenuator is a multi-channel high-performance, any-rate multiplier and jitter attenuator. The device simplifies board design by generating ultra-low-jitter clock signals from or attenuating clock signals while generating additional independent frequency families. With 3 independent jitters attenuating DPLL channels, it provides the ability to create 5 different frequency families. The Microsemi / Microchip ZL30256 offers best-in-class jitter performance and can create complete clock trees. This feature improves design reliability, reduces the bill of materials (BOM) cost, and simplifies the design by replacing multiple PLLs and peripheral timing components.