SN74HCS166DYYR

Texas Instruments
595-SN74HCS166DYYR
SN74HCS166DYYR

Produc.:

Opis:
Counter Shift Registers 8-Bit Parallel-Load Shift Registers

Cykl życia:
Nowe produkty:
Nowości od tego producenta.
Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 2 919

Stany magazynowe:
2 919 Wysylamy natychmiast
Średni czas produkcji:
18 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
0,998 zł 1,00 zł
0,684 zł 6,84 zł
0,606 zł 15,15 zł
0,52 zł 52,00 zł
0,482 zł 120,50 zł
0,456 zł 228,00 zł
0,434 zł 434,00 zł
Komplet Opakowanie zbiorcze (zamówienie w wielokrotności 3000)
0,409 zł 1 227,00 zł
0,396 zł 2 376,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Rejestratory przesuwne licznika
RoHS:  
8 Circuit
8 bit
SOT-23-16
CMOS
1 Input
LSTTL
13 ns
2 V
6 V
- 40 C
+ 125 C
Reel
Cut Tape
Marka: Texas Instruments
Funkcje: Parallel-to-Serial Conversion
Wysoki poziom prądu wyjściowego: - 4 mA
Niski poziom prądu wyjściowego: 4 mA
Styl mocowania: SMD/SMT
Liczba linii wyjściowych: 8 Output
Napięcie robocze zasilania: 2 V to 6 V
Produkt: Shift Registers
Rodzaj produktu: Counter Shift Registers
Seria: SN74HC166
Wielkość opakowania producenta: 3000
Podkategoria: Logic ICs
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.