SN74HC393N

Texas Instruments
595-SN74HC393N
SN74HC393N

Produc.:

Opis:
Counter ICs Dual 4-Bit Binary

Karta charakterystyki:
Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 2 358

Stany magazynowe:
2 358 Wysylamy natychmiast
Średni czas produkcji:
6 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
2,33 zł 2,33 zł
1,67 zł 16,70 zł
1,49 zł 37,25 zł
1,30 zł 130,00 zł
1,21 zł 302,50 zł
1,15 zł 575,00 zł
1,11 zł 1 110,00 zł
1,05 zł 4 200,00 zł
1,01 zł 8 080,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Układy scalone licznika binarnego
RoHS:  
Through Hole
PDIP-14
Binary
HC
4 bit
Up
2 V to 6 V
- 40 C
+ 85 C
SN74HC393
Tube
Marka: Texas Instruments
Kraj montażu: MX
Kraj wytworzenia: US
Kraj pochodzenia: MX
Rodzaj produktu: Counter ICs
Wielkość opakowania producenta: 25
Podkategoria: Counter ICs
Jednostka masy: 1 g
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74HC393/SN74HCS393 Dual 4-Bit Binary Counters

Texas Instruments SN74HC393/SN74HCS393 Dual 4-Bit Binary Counters contain eight flip-flops and additional gating to implement two individual 4-bit counters in a single package. These devices comprise two independent 4-bit binary counters, each having a clear (CLR) and a clock (CLK) input. N-bit binary counters can be implemented with each package, providing the capability of dividing by 256. The Texas Instruments SN74HC393/SN74HCS393 have parallel outputs from each counter stage so that any submultiple of the input count frequency is available for system timing signals.