SN74HC368N

Texas Instruments
595-SN74HC368N
SN74HC368N

Produc.:

Opis:
Buffers & Line Drivers Tri-State Hex

Karta charakterystyki:
Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 271

Stany magazynowe:
271 Wysylamy natychmiast
Średni czas produkcji:
6 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
4,25 zł 4,25 zł
2,80 zł 28,00 zł
2,53 zł 63,25 zł
2,26 zł 226,00 zł
2,12 zł 530,00 zł
2,05 zł 1 025,00 zł
1,90 zł 1 900,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Bufory i sterowniki łącz
RoHS:  
HC
6 Input
6 Output
Inverting
PDIP-16
- 7.8 mA
7.8 mA
8 uA
2 V
6 V
80 uA
- 40 C
+ 85 C
Through Hole
Tube
Marka: Texas Instruments
Kraj montażu: Not Available
Kraj wytworzenia: Not Available
Kraj pochodzenia: MY
Rodzaj logiki: CMOS
Liczba kanałów: 5 Channel
Rodzaj wyjścia: 3-State
Rodzaj produktu: Buffers & Line Drivers
Czas opóźnienia propagacji: 120 ns at 2 V, 24 ns at 4.5 V, 20 ns at 6 V
Seria: SN74HC368
Wielkość opakowania producenta: 25
Podkategoria: Logic ICs
Jednostka masy: 1 g
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542399999
ECCN:
EAR99

SN74HC368 Hex Inverting Buffers

Texas Instruments SN74HC368 Hex Inverting Buffers are designed to improve the density and performance of clock drivers, 3-state memory address drivers, and bus-oriented receivers and transmitters. The Texas Instruments SN74HC368 devices are organized as 2-line and dual 4-line buffers/drivers with active-low output-enable (1/OE and 2/OE) inputs. When /OE is low, the device passes inverted data from the A inputs to the Y outputs. The outputs are in the high impedance state when /OE is high.