SN74AHCT573PWR

Texas Instruments
595-SN74AHCT573PWR
SN74AHCT573PWR

Produc.:

Opis:
Latches Tri-St Octal D-Type A 595-SN74AHCT573PW A 595-SN74AHCT573PW

Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 2 594

Stany magazynowe:
2 594 Wysylamy natychmiast
Średni czas produkcji:
6 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:
Opakowanie:
Komplet Opakowanie zbiorcze (zamówienie w wielokrotności 2000)

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
Cut Tape / MouseReel™
5,38 zł 5,38 zł
3,27 zł 32,70 zł
2,75 zł 68,75 zł
2,09 zł 209,00 zł
1,81 zł 452,50 zł
1,58 zł 790,00 zł
1,42 zł 1 420,00 zł
Komplet Opakowanie zbiorcze (zamówienie w wielokrotności 2000)
1,42 zł 2 840,00 zł
† 27,00 zł - opłata za opcje MouseReel™ zostanie dołączona do koszyka i tam doliczona. Wszystkie zamówienia z opcją MouseReel™ nie podlegają zwrotom i nie są odwoływalne.

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Zatrzask
RoHS:  
True
AHCT
8 Circuit
1 Line
TSSOP-20
Non-Inverting
8 ns
4 uA
32 mA
- 8 mA
4.5 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Marka: Texas Instruments
Styl mocowania: SMD/SMT
Liczba kanałów: 8 Channel
Liczba linii wejściowych: 3 Line
Rodzaj produktu: Latches
Seria: SN74AHCT573
Wielkość opakowania producenta: 2000
Podkategoria: Logic ICs
Jednostka masy: 77 mg
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74AHCT573 Octal Transparent D-Type Latches

Texas Instruments SN74AHCT573 Octal Transparent D-Type Latches that include inputs that are TTL-voltage compatible. The Q outputs follow the data (D) inputs when the latch-enable (LE) input is high. The Q outputs are latched at the logic levels of the D inputs when LE is low.