CD74AC164PWR

Texas Instruments
595-CD74AC164PWR
CD74AC164PWR

Produc.:

Opis:
Counter Shift Registers 8-Bit Serial-In/Para llel-Out Shift Regis

Cykl życia:
Nowe produkty:
Nowości od tego producenta.
Model ECAD:
Pobierz bezpłatną aplikację Library Loader, aby skonwertować ten plik do narzędzia ECAD Tool. Dowiedz się więcej o modelu ECAD.

Na stanie magazynowym: 2 925

Stany magazynowe:
2 925 Wysylamy natychmiast
Średni czas produkcji:
12 tygodni Oczekiwany czas produkcji w fabryce dotyczący ilości większych niż pokazane.
Minimum: 1   Wielokrotności: 1
Cena jednostkowa:
-,-- zł
wewn. Cena:
-,-- zł
Szac. taryfa:

Cennik (PLN)

Il. Cena jednostkowa
wewn. Cena
5,63 zł 5,63 zł
3,44 zł 34,40 zł
2,89 zł 72,25 zł
2,19 zł 219,00 zł
1,89 zł 472,50 zł
1,66 zł 830,00 zł
1,49 zł 1 490,00 zł
Komplet Opakowanie zbiorcze (zamówienie w wielokrotności 3000)
1,28 zł 3 840,00 zł
1,11 zł 6 660,00 zł

Atrybuty produktu Wartość atrybutu Wybierz atrybut
Texas Instruments
Kategoria produktów: Rejestratory przesuwne licznika
RoHS:  
Serial-In, Parallel-Out
Serial to Parallel
8 Circuit
8 bit
TSSOP-14
AC
Shift Register
4 Input
Push-Pull
6 ns
1.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Marka: Texas Instruments
Wysoki poziom prądu wyjściowego: - 24 mA
Rodzaj wejścia: CMOS
Niski poziom prądu wyjściowego: 24 mA
Styl mocowania: SMD/SMT
Liczba linii wyjściowych: 8 Output
Napięcie robocze zasilania: 1.5 V to 5.5 V
Produkt: Shift Registers
Rodzaj produktu: Counter Shift Registers
Rodzaj resetowania: Asynchronous
Seria: CD74AC164
Wielkość opakowania producenta: 3000
Podkategoria: Logic ICs
Rodzaj wyzwalania: Rising Edge
Znalezione produkty:
Aby pokazać podobne produkty, zaznacz przynajmniej jedno pole wyboru
Aby wyświetlić podobne produkty w tej kategorii, zaznacz co najmniej jedno pole wyboru powyżej.
Wybrane atrybuty: 0

Ta funkcja wymaga włączonej obsługi języka JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.